关于FPGA时序以及时序收敛的基本概念详解

时间:2025-11-02  作者:Diven  阅读:0

1. FPGA时序的基本概念

FPGA器件的需求取决于系统和上下游(upstream and downstrem)设备。我们的设计需要和其devICes进行数据的交互,其devICes可能是FPGA外部的芯片,可能是FPGA内部的硬核。

关于FPGA时序以及时序收敛的基本概念详解

对于FPGA design来说,必须要关注在指定要求下,能否正常工作。这个正常工作包括同步时序电路的工作频率,以及输入输出设备的时序要求。在FPGA design内部,都是同步时序电路,各处的延时等都能够估计出来,但是FPGA内部并不知道外部的设备的时序关系。所以,Timing constraints包括

输入路径(Input paths )

寄存器-寄存器路径(Register-to-register paths )

输出路径(Output paths )

例外(Path specific exceptions )

这正好对应了上图中三个部分,Path specific exceptions 暂时不提。

Input paths对应的是OFFSET IN约束,即输入数据和时钟之间的相位关系。针对不同的数据输入方式(系统同步和源同步,SDR和DDR)有不同的分析结果。

Register-to-register paths 对应的是整个FPGA design的工作时钟。如果只有一个时钟,那么只需要指定输入的频率即可。如果有多个时钟,这些时钟是通过DCM,MMCM,PLL生成的,那么显然ISE知道这些时钟之间的频率、相位关系,所以也不需要我们指定。如果这些不同的时钟是通过不同的引脚输入的,ISE不知道其相位关系,所以指定其中一个为主时钟,需要指定其间的相位关系。

Output paths对应的是OFFSET OUT 约束,和OFFSET IN约束很类似,不过方向相反。

2.输入时序约束

The input timing constraints cover the data path from the external pin or pad of the package of the  FPGA device to the internal synchronous element or register that captures that data.

输入时序约束控制外部引脚到内部模块的路径。采用OFFSET IN来指出输入时序约束。也就是说OFFSET IN定义了时钟沿河被采集数据的关系(相位)。这里我们关心两类不同的输入方式,系统同步输入和源同步输入。(对于SDR和DDR,即单数据速率和双数据速率而言,区别只在于一个时钟周期的采样次数,不做说明)

System Synchronous inputs

系统同步输入,指由同一时钟传输和捕获数据,如下图所示。

上图可以看出,FPGA和输入源设备是同源的,共用一个系统时钟。这一个系统时钟在源设备触发输出数据,同时还作为FPGA的时钟接收输入的数据。因此源设备只需要提供输入的数据就可以了。

Source synchronous inputs

源同步如下图所示(这里是DDR,同时在上升沿和下降沿采样)

源同步和系统同步的最大区别在于源设备(Source Device)在输出数据的输出了一路和数据同步的时钟。FPGA采用这一路时钟来进行数据的采样。

这两种输入方式看起来有很大的差别,但是OFFSET IN约束的写法是一致的,后文将详细明。

3.寄存器-寄存器的时序约束

寄存器-寄存器的约束,在同步时序电路中,就是周期的约束。对于完全采用一个时钟的电路而言,对这一个clk指定周期约束即可。但是如果采用了多个时钟,那么情况就复杂了。多个时钟中的“多个”,可能由DCM等倍/分频得到,也有可能FPGA外部就引入了两个时钟信号,还有可能是其情况。这里Xilinx将其分成了以下几类

自动相关同步时钟域

手动相关同步时钟域

异步时钟域

自动相关同步时钟域(DLL,DCM,PLL,MMCM)

因为是自动的,从字面意思上看就是自动分析。当我们例化了一个DCM,DCM的输入输出信号之间的关系就已近确定了,譬如频率关系和相位关系。当指定了DCM输入时钟的频率和相关信息之后,再去指定输出的相对关系就有画蛇添足的感觉了,因为这些关系以及在生成DCM的时候确定了。对于PLL,MMCM来说也是一样的。

手动相关同步时钟域

对应上文的“自动”,这里的“手动”指需要人为指定时钟之间的关系。在什么情况下,ISE套件无法知道时钟之间的关系?如果两组时钟都是由FPGA外部引入的,那么之间的相位关系是未知的,需要认为指定。时钟之间的相位关系都是相对的,因此这个过程需要指定一个主时钟,之后定义其时钟和主时钟之间的相对相位关系。

NET “PrimaryClock” TNM_NET = “TNM_Primary”;

NET “RelatedClock” TNM_NET = “TNM_Related”;

TIMESPEC “TS_primary” = PERIOD “TNM_Primary” PeriodValue HIGH HighValue%;

TIMESPEC TS_related” = PERIOD “TNM_Related” TS_Primary_relation PHASE value;

异步时钟域

xilinx无法分析,具体参考ug612。

4.输出时序约束

输出就是输入的逆,因此分析的过程是类似的,分类也是类似的。针对时钟的不同,有系统同步和源同步两种。此处不再详细说明。

系统同步SDR

源同步DDR(一般来说不给约束就可以)

5.

时序收敛的目的是让FPGA design 按预设的逻辑正常的工作。

为了使其正常工作,需要考虑至少三处:FPGA内部的寄存器-寄存器时序要求,FPGA输入数据的时序要求,FPGA输出信号的要求。

猜您喜欢

OLOGIC 资源OLOGIC块在FPGA内的位置紧挨着IOB,其作用是FPGA通过IOB发送数据到器件外部的专用同步块。OLOGIC 资源的类型有OLOGI...
2018-04-25 16:50:00

随着科技的不断进步,智能模块的应用越来越。在众多智能模块中,TO-PMOD11凭借其很好的性能和多样的应用场景,逐渐成为市场上的一颗新星。本文将对TO-PMOD...
2025-04-21 13:01:45

1206贴片电阻的标准阻值遵循E系列标准值,常用的有E24、E96和E192系列。E系列数值是由公比为10^(1/系列数)的等比数列,经过舍入取整后得到的。E2...
2024-11-29 10:26:08

采样电阻作为电流检测和电压采样的重要元器件,受到了关注。RALEC(旺诠)作为知名的电子元器件品牌,其采样电阻产品因高精度和稳定性在行业内拥有良好口碑。本文将围...
2013-02-11 06:53:47

烟尘净化器是现代工业和家庭环境中不可少的设备,能够有效过滤和净化空气中的有害物质。在选择烟尘净化器时,规格和尺寸是重要的考虑因素。通常,烟尘净化器的规格包括风量...
2023-11-05 00:00:00

熔断器作为重要的过载保护元件,有着着不可替代的作用。比普熔断器因其稳定的性能和的应用而受到关注。市场上比普熔断器品牌众多,质量和性能参差不齐。本文将全面介绍比普...
2023-08-04 22:32:30

现代电子设备中,连接器是非常重要的配件。CONN_19X5.75MM_SM作为高性能连接器,因其优越的性能和的应用领域而受到关注。本文将详细解析CONN_19X...
2025-04-21 11:00:37

奇偶生成器/校验器是用于数据传输和存储过程中确保数据完整性的重要工具。通过添加奇偶校验位来检测数据中的错误,从而提高系统的可靠性。奇偶生成器根据输入数据的位数计...
2023-09-19 00:00:00

肖特基二极管因其低正向压降和快速开关特性而应用于电源管理、整流和高频应用中。其压降测试是评估其性能的重要环节,能够帮助工程师和设计师选择合适的器件,以满足特定应...
2025-04-07 13:31:07

开关二极管是应用于电子电路中的重要元件,主要用于整流、开关和信号处理等功能。选择合适的开关二极管型号和参数对于电路的性能和稳定性具有重要影响。本文将详细介绍开关...
2025-04-04 04:01:39