怎样利用FPGA设计一个跨时钟域的同步策略?

时间:2025-06-17  作者:Diven  阅读:0

1 引言

基于FPGA的数字系统设计中大都推荐采用同步时序的设计,也就是单时钟系统。但是实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块与外围芯片的通信中,跨时钟域的情况经常不可避免。如果对跨时钟域带来的亚稳态、采样丢失、潜在逻辑错误等等一系列问题处理不当,将导致系统无法运行。本文出了几种同步策略来解决跨时钟域问题。

怎样利用FPGA设计一个跨时钟域的同步策略?

2 异步设计中的亚稳态

触发器是FPGA设计中最常用的基本器件。触发器工作过程中存在数据的建立(setup)和保持(hold)时间。对于使用上升沿触发的触发器来说,建立时间就是在时钟上升沿到来之前,触发器数据端数据保持稳定的最小时间。而保持时间是时钟上升沿到来之后,触发器数据端数据还应该继续保持稳定的最小时间。我们把这段时间成为setup-hold时间(如图1所示)。在这个时间参数内,输入信号在时钟的上升沿是不允许发生变化的。如果输入信号在这段时间内发生了变化,输出结果将是不可知的,即亚稳态 (Metastability)。

一个信号在过渡到另一个时钟域时,如果仅仅用一个触发器将其锁存,那么采样的结果将可能是亚稳态。这也就是信号在跨时钟域时应该注意的问题。如图2所示。

信号dat经过一个锁存器的输出数据为a_dat.用时钟b_clk进行采样的时候,如果a_dat正好在b_clk的setup-hold时间内发生变化,此时b_ dat就既不是逻辑“1”,也不是逻辑“0”,而是处于中间状态。经过一段时间之后,有可能回升到高电平,也有可能降低到低电平。输出信号处于中间状态到恢复为逻辑“1”或逻辑“0”的这段时间,我们称之为亚稳态时间。

触发器进入亚稳态的时间可以用参数MTBF(Mean Time Between Failures)来描述,MTBF即触发器采样失败的时间间隔,表示为:

其中fclock表示系统时钟频率,fdata代表异步输入信号的频率,tmet代表不会引起故障的最长亚稳态时间,C1和C2分别为与器件特性相关的常数。如果MTBF很大,就认为这个设计在实际工作中是能够正常运行的,不会因为亚稳态导致整个系统的失效。当触发器处于亚稳态,且处于亚稳态的时间超过了一个时钟周期,这种不确定的状态还会影响到下一级的触发器,最终导致连锁反应,从而使整个系统功能失常。

3 同步策略

在异步设计中,完全避免亚稳态是不可能的。设计的基本思路应该是:首先尽可能减少出现亚稳态的可能性,其次是尽可能减少出现亚稳态并给系统带来危害的可能性。以下是根据实际工作出来的几种同步策略。

3.1 双锁存器

为了避免进入亚稳态,应当使参数MTBF尽可能大。通常采用的方法是双锁存器法,即在一个信号进入另一个时钟域之前,将该信号用两个锁存器连续锁存两次(如图3所示)。理论研究表明这种设计可以将出现亚稳态的几率降低到一个很小的程度,但这种方法同时带来了对输入信号的一级延时,需要在设计时钟的时候加以注意。

对于上面的双锁存器法,如果a_clk的频率比b_clk的频率高,将可能出现因为dat变化太快,而使b_clk无法采样的问题。即在信号从快时钟域向慢时钟域过渡的时候,如果信号变化太快,慢时钟将可能无法对该信号进行正确的采样,所以在使用双锁存器法的时候,应该使原始信号保持足够长的时间,以便另一个时钟域的锁存器可以正确地对其进行采样。

3.2 结绳法

由于双锁存器法在快时钟域向慢时钟域过渡中可能存在采样失效的问题,我们引入了安全的跨时钟域的方法:结绳法。结绳法适合任何时钟域的过渡(clk1,clk2的频率和相位关系可以任意选定),如图4所示。

图4中的_clk1表示该信号属于clk1时钟域,_clk2的信号表示该信号属于clk2时钟域。在两次src_req_clk1之间被src_vld_clk1结绳(Pluse2Toggle)。将src_vld-clk1用双锁存器同步以后,该信号转换为dst_req_clk2(Toggle2Pluse)。同理,用dst_vld_clk2将dat_req_clk2结绳,dst_vld_clk2表明在clk2时钟域中,src_dat_clk1已经可以进行正确的采样了。最后将dst_vld_clk2转换为dst_ack_clk1(Synchronizer and Toggle2Pluse)。dst_ack_clk表明src_dat_clk1已经被clk2正确采样了,此后clk1时钟域就可以安全地传输下一个数据了。可以看出,结绳法的关键是将信号结绳以后,使其保持足够长的时间,以便另一个时钟可以正确采样。图5描述了结绳法的具体实现,主要包括3个基本单元:Pluse2Toggle、Synchronizer和Toggle2Pluse.

Pluse2Toggle模块负责将两个脉冲信号结绳,即将单脉冲信号延长;Synchronizer模块用双锁存器法将得到的信号过渡到另一个时钟域;Toggle2Pluse模块与Pluse2Toggle功能相对,即将延长的脉冲信号还原为单脉冲,这里用到了异或门。整体的设计思想就是用Pluse2Toggle将信号延长,用Synchronizer过渡,再用Toggle2Pluse还原,以保证另一个时钟域可以正确采样,而接收方用相反的流程送回响应信号。

结绳法可以解决快时钟域向慢时钟域过渡的问题,且适用的范围很广。但是结绳法实现较复杂,在设计要求较高的场合应该慎用。

4 结束语

本文主要把FPGA异步时钟设计中产生的问题,原因以及解决问题所采用的同步策略做了详细的分析。其中双锁存器法比较适用于只有少数信号跨时钟域;结绳法比较适用快时钟域向慢时钟过渡的情况。所以,在实际的应用中,应根据自身设计的特点选择适当的同步策略。

猜您喜欢

在工业自动化领域,工控产品种类繁多,各具特色,应用于各个行业。工控产品可以分为控制设备和执行设备。控制设备包括可编程逻辑控制器(PLC)、工业计算机(IPC)和...
2012-02-01 00:00:00

贴片电阻上的512并非直接代表阻值大小,而是一种编码方式。代表的是51 x 10^2 欧姆,也就是5100欧姆,通常简写为5.1kΩ。这种编码方式遵循EIA-9...
2024-11-29 10:26:37

0603贴片电容是电子元件中常见的。小巧、性能好,应用于各类电路中。本文将介绍0603贴片电容的最新规格表,帮助大家更好地了解。尺寸与封装0603贴片电容的尺寸...
2025-03-28 05:00:34

采样电阻作为精密测量与控制的关键组件,是不可少的配件。而提及采样电阻领域的佼佼者,奇力新(CHILISIN)无疑是一个响亮的名字。本文将深入探讨这一知名品牌背后...
2017-11-15 12:20:45

贴片电阻的封装尺寸与其功率承受能力密切相关。封装尺寸越大,散热面积越大,所能承受的功率也就越大。常用的贴片电阻封装尺寸包括01005、0201、0402、060...
2025-04-14 15:02:02

保险丝作为电路保护的重要元件,有着着不可替代的作用。WONKEDQ作为知名的一次性保险丝品牌,高品质和多样化的产品类型赢得了认可。本文将围绕WONKEDQ一次性...
2025-01-28 07:34:30

功率电阻作为电子元件中的重要组成部分,应用于电力电子、家用电器、汽车电子等领域。四川作为中国重要的电子元器件生产基地,涌现出多家知名的功率电阻品牌,尤其以永星升...
2015-09-24 22:43:30

贴片电阻作为电子电路中不可或缺的元件,其封装形式多种多样,以适应不同的电路设计和应用场景。了解常见的贴片电阻封装类型,有助于工程师选择合适的元件,优化电路性能和...
2024-11-26 11:29:23

电子排阻作为电子元器件中的重要组成部分,应用于各种电子设备中。长兴电子排阻因其优良的性能和稳定的质量,受到市场青睐。在众多品牌中如何正确选型,成为许多工程师和采...
2024-05-29 04:47:32

以太网供电 (PoE) 技术,简单来说,就是通过一根网线同时传输数据和电力。这项技术极大地方便了网络设备的安装和使用,尤其是在难以部署电源线的情况下,例如天花板...
2024-09-29 00:00:00