Xilinx系列FPGA SelectIO简介

时间:2025-09-16  作者:Diven  阅读:0

1 、Xilinx器件SelectIO性能描述
FPGA是电子器件中的万能芯片,Xilinx FPGA处于行业龙头地位更是非常灵活。FPGA管脚兼容性强,能跟绝大部分电子元器件直接对接。

Xilinx系列FPGA SelectIO简介

Xilinx SelectIO支持电平标准多,除MIPI C-PHY电平(三电平标准)外,IO能直接对接3.3V以及3.3V以下基本所有电平标准,初步统计支持72种不同电平标准。

Xilinx SelectIO速度快,比如16nm器件LVDS最高支持1600Mbps,MIPI D-PHY最高支持2500Mbps,DDR4 control POD12_DCI最高支持2666Mbps。

2、Xilinx器件Bank
Ultrascale器件支持HR Bank & HP Bank,HR Bank最高支持3.3V电平,用于低速接口比如SPI,I2C等低速接口控制,HP Bank最高支持1.8V电平,用于LVDS,DDR4等高速接口。比如A1156封装包括2个HR Bank与8个HP Bank,一个Bank只能提供VCCO。硬件设计时把Bank VCCO电压相同的管脚可以放在同一个Bank,比如SSTL15 & DIFF_SSTL15电压要求相同Bank VCCO=1.5V,可以放在同一个Bank。参考图二:SSTL15电平HR&HP Bank都支持,要求Bank VCCO=1.5V,VREF=0.75V。


3、Xilinx器件Byte Group
Ultrascale器件一个HP Bank包含4个Byte Group,每个Byte Group由13个管脚组成。Byte Group中除bitslICe12外,其12个管脚都可以作为单端或差分信号使用。BitslICe可以配置为Component primitives 或者Native PHYprimitives两种模式。

HP Bank包含一个MMCM与两个PLL,global clock (GC)时钟管脚可直接作为MMCM或者PLL 外部输入时钟。MMCM与PLL有专用的高速时钟布线资源控制本Bank的Bitslice,同时还能通过BUFG输出全局时钟驱动整个用户逻辑。Global clock (GC)时钟管脚只分布在中间两个ByteGroup,quad Byte clock (QBC)也是只分布在中间两个Byte Group。Global clock(GC)是全局时钟输入管脚作为PLL&MMCM输入时钟源,QBC是Byte Group的采样时钟。global clock (GC)作用域为整个芯片,QBC作用域为本Bank。Dedicated Byteclock (DBC)分布在最上与最下两个ByteGroup,用于采样本Byte Group数据,作用域为本Byte Group。

4、 Xilinx 器件SelectIO结构
FPGA管脚支持电平标准多,速度跨度大,那是因为Xilinx有灵活巧妙的器件结构设计。不同系统器件SelectIO性能不同,同一款芯片HP Bank与HR Bank性能同样不同,原因都是因为不同类型Bank SelectIO结构复杂度不同。下面20nm Ultrascale器件SelectIO举例说明。

Ultrascale器件一个HP Bank 52个UserIO,其中4组每组12个管脚共48个管脚支持差分电平,管脚命名IO_LxxP支持差分电平正电平,管脚命名IO_LxxN支持差分电平负电平。

如果Bank VCCO=1.8V或者VCCO=2.5V,Bank支持LVDS电平,LVDS termination100欧姆终端电阻有效,LVDS接收端外部硬件电路不需要另外增加100欧姆终端电阻

关于LVDS电平对接问题可以参考下面链接 https://www.xilinx.com/support/answers/43989.html 。

Ultrascale器件UserIO以IO_xx前缀命名,表示所有UserIO支持输入或者输出或者双向管脚,通过控制T状态PAD实现Input或者Output功能。Vivado工具默认配置会对input 管脚添加INBUF,output管脚添加OUTBUF。

硬件电路设计时候很难做到时钟与多路数据(比如一个时钟采样8位数据位宽)严格意义等长,在1Gbps速率情况,要求八根数据线PCB走线ps级别等长难度非常大,SelectIO内部有Input Delay Component ,精度能到2.5ps一个tap,最多支持512个tap。Component mode通过Input Delay补偿PCB走线不完成等长实现接口高速传输,Ultrascale器件LVDS Component mode能达到1250 Mbps速率。每个管脚都有Input Delay器件,要求时钟数据在同一个Bank,8位数据可以分别做不同Input Delay延迟,时钟能正确采样到正确的数据。

中间传输过程时钟频率不能过高,过高容易产生时钟抖动(Clock Jitter)和时钟偏斜(Clock Skew),最好不要超过500Mhz。比如数据频率为1200Mbps,时钟频率为150MHz,LVDS接收时把1200Mhz数据通过1:8 deserialization 降低到150M Hz时钟域。Ultrascale器件deserialization系数只支持1:2 & 1:4 & 1:8,如果需要支持1:7 deserialization系数,中间需要经过一个变速箱gearbox,请参考xapp1315。

Native mode是基于Component mode还使用后级一个8-deep深度FIFO,通过FIFO延迟不同补偿各个数据位走线延迟,Native Mode LVDS最高能支持1600M bps。时钟数据管脚必须在同一个Byte Group才能实现Native Mode,比如DDR4 DQS DQ, MIPI D-PHY 时钟数据必须在同一个Byte Group。

5、参考资料来源于UG571以及Xilinx专家Antony Gu的培训。

审核编辑:汤梓红

猜您喜欢

如今快节奏的移动互联网时代,手机已经成为我们生活中重要的一部分。然而,电池续航能力一直是困扰用户的一大难题。为了解决这一痛点,智能充电技术应运而生,为用户带来更...
2024-07-28 00:00:00

插件电阻作为电子元器件中的基础组成部分,应用于各种电子设备中。格莱尔(GLE)作为知名的电子元件品牌,其插件电阻因质量稳定、性能优良而受到青睐。面对市场上众多的...
2017-10-19 11:53:18


二极管和电容是电子电路中的重要元件。并联在一起时,能起到特殊的作用。本文将探讨二极管与电容并联的作用与应用。保护电路二极管可以防止反向电流。电容则能平滑电压波动...
2025-04-13 01:30:03

1. 面积与速度的平衡与互换这里的面积指一个设计消耗FPGA/CPLD的逻辑资源的数量,对于FPGA可以用消耗的FF(触发器)和LUT(查找表)来衡量,更一般...
2023-02-14 09:25:00

你能想象,以后监测身体信息不需要庞大的仪器和复杂的操作,只需要一个小小的贴片便能进行测试?目前,将具有生物相容性的电子设备与活生物组织相结合,正在成为实现生物信...
2023-08-12 11:00:00

廉租房检查的科学方法针对隐私与廉租房使用情况无法实时监测问题,巍泰技术人员感知雷达WTR-812DMR基于毫米波的线性调频脉冲雷达芯片,综合 FMCW、MIMO...
2023-07-19 14:57:00

贴片电阻的规格型号和功率是密切相关的。规格型号通常用四位数字表示,例如0805、1206、2512等,前两位数字表示长度,后两位数字表示宽度,单位是英寸的百分之...
2024-11-26 11:29:53

精密贴片电阻通常采用4位数字来标注阻值,这种标注法简洁明了,方便读取。以「2400」为例,前两位数字「24」表示有效数字,后两位数字「00」表示10的幂次方。具...
2024-11-26 11:29:25

贴片电阻体积小,测量时需要选择合适的仪器和方法。常用的测量方法包括:万用表测量: 这是最常用的方法,使用万用表的电阻档位即可测量。需要注意的是,选择合适的量程,...
2024-11-26 11:29:58