Xilinx FPGA的GTx的参考时钟

时间:2025-11-01  作者:Diven  阅读:0

本文主要介绍Xilinx FPGA的GTx的参考时钟。下面就从参考时钟的模式、参考时钟的选择等方面进行介绍。

Xilinx FPGA的GTx的参考时钟

参考时钟的模式

参考时钟可以配置为输入模式也可以是输出模式,但是在运行期间不能切换。作为输入时,用于驱动Quad 或者channel PLLs,作为输出时,可以来自于同一个Quad中的任意一个channel。7系列的GTx只能作为输入,而Ultra和Ultra+系列的还可以作为输出。

作为输入模式时,7系列和Ultra是通过50Ω连接到4/5MGTAVCC上,Ultra+是通过50Ω连接到MGTAVCC上。后端根据不同系列器件给到不同IBUFDS_GTE。

作为输出模式时,可以配置为从OBUFDS_GTE3/4或者OBUFDS_GTE3/4_ADV输出,UseOBUFDS_GTE3/4 when the RXRECCLKOUT is always derived from the same channel.如果提供RXRECCLKOUT的通道在运行时可以改变,则使用OBUFDS_GTE3/4_ADV。

参考时钟的选择

7系列FPGA中的GTP收发器提供不同的参考时钟输入选项。时钟选择和可用性与7系列GTX/GTH收发器略有不同之处在于,参考时钟路由是东西向而不是南北向。只能复用邻近的四分器的相同半部分(一个四分器分为两半部分)(参考时钟提供给PLL在一个给定的四也可以从相邻的四在同一个设备的一半来源。位于设备上半部分的Quad可以与位于上半部分的其Quad共享其两个本地参考时钟。类似地,位于设备下半部的Quad可以与位于下半部的另一个Quad共享其两个参考时钟。)

7系列FPGA中的GTX/GTH收发器提供不同的参考时钟输入选项。时钟选择和可用性类似于Virtex-6 FPGA GTX/GTH收发器,但参考时钟选择架构同时支持基于LC槽(或QPLL)和环形振荡器(或CPLL)的PLL。可以复用邻近上下两个Quad (一个 Quad 的参考时钟( Q ( n ))也可以通过 GTNORTHREFCLK 从下面的 QUAD (n-1))获得,或者从上面的 QuAD ( Q + 1 )获得。第三次。用于支持堆叠硅互连的器件(SSI)技术,经由GTNORTHREFCLK和GT SOUT REF CLK端口的参考时钟共享被限制在其自己的超级逻辑区域(SLR)内。)

UltraScale设备中的GTH收发器提供不同的参考时钟输入选项。时钟选择和可用性类似于7系列FPGA GTX/GTH收发器,但参考时钟选择架构支持两个LC槽(或QPLL)和一个基于环形振荡器(或CPLL)的PLL。可以复用邻近的上下各两个Quad(Quad的参考时钟(Q(n)))也可以从下面最多两个Quad中获得(q(n-1)或q(n-2))通过GTSOUTHREFCLK通过GTNORTHREFCLK或从最多两个四次(Q(n+1)或Q(n+2))通过GTSOUTHREFCLK。

对于支持堆叠硅互连(SSI)技术的器件,通过GT NORT HRE FCLK和GTSOUTREFCLK端口共享的参考时钟被限制在其自己的超级逻辑区域(SLR)内。)

UltraScale设备中的GTY收发器提供不同的参考时钟输入选项。时钟选择和可用性是类似于7系列fpga gtx/gth收发器,但参考时钟选择架构支持两个液晶池(或qp ll)和一个环形振荡器(或cpll)基于锁相环,可以复用邻近的上下各两个四路。

对应的时钟源有如下区分:

GTP对应的每个GTP E2_公共在一个四通道有四个时钟输入可用:

两个本地参考锁引脚对,GTREFCLK0或GTREFCLK1

来自位于设备同一部分的另一个四角点的两个参考时钟针对

7系列的GTX/GTH对应的每个GTX/GTH收发器通道在四通道有六个时钟输入可用:

两个本地参考锁引脚对,GTREFCLK0或GTREFCLK1

两个参考时钟引脚对从四方以上,GTSOUTHREFCLK0或GTSOUTHREFCLK1

两个来自以下四角点的参考时钟针对,GTNORTHREFCLK 0或GTNORTHREFCLK 1

过度的和超+系列的GTx对应的四哈希时钟输入中的收发器信道:

两个本地参考锁引脚对,GTREFCLK0或GTREFCLK1

来自上述四角点的两个参考时钟针对,GTSOUTHREFCLK 0或GTSOUTHREFCLK 1

两个来自以下四角点的参考时钟针对,GTNORTHREFCLK 0或GTNORTHREFCLK 1

针对Ultra和Ultra+系列的参考时钟源不是10个的原因详见UG576和UG578。

QPLL/CPLL

QPLL的质量比CPLL好,最好使用QPLL。

REFCLK

REFCLK的电平标准为LVDS或者LVPECL,都必须有AC耦合电容电容的作用如下:

阻断振荡器和GTY收发器四专用时钟输入引脚之间的直流电流(这也降低了两个部分的功耗)。

共模电压无关。

交流耦合电容器与片上终端形成高通滤波器,衰减参考时钟的漂移。

当输入电平为LVPECL时,需进行直流偏置,偏置电阻的值优先满足晶振的要求。

当输入电平为LVDS时,The nominal range is 250 mV–2000 mV and the nominal value is 1200mV.

当使用多个时钟引脚时,可以使用外部缓冲器从同一个振荡器中驱动。当同一个quad使用了不用的时钟输入引脚时,可以使用外部时钟buffer提供外同步时钟!
  审核编辑:汤梓红

猜您喜欢

1206封装的贴片电阻功率一般为1/8瓦(0.125W),但也有一些厂家生产1/4瓦(0.25W)的1206电阻。具体功率取决于厂家的设计和材料。要确定一个特定...
2024-11-29 10:25:49

光学相干层析成像(OCT)系统是断层成像系统,它通过图像反射或散射出来的光来获取被测物体横截面或三维图像。01简介光学相干层析成像(OCT)系统是断层成像...
2023-08-07 11:42:00

电流检测电阻作为关键元件,承担着电流测量和保护的重要职责。选择合适的电流检测电阻品牌,对于保证产品性能和稳定性非常重要。冠佐(SUSCON)作为业内知名品牌,很...
2021-05-31 10:15:18

旋具头和旋具头手柄在各类工具中是重要配件,其主要优势不容忽视。旋具头的多样性使其能够适应不同类型的螺丝,满足各种工作需求。无论是十字、平头还是其特殊形状,旋具头...
2009-02-19 00:00:00


散热板/散热片是电子设备中不可少的散热组件,其性能直接影响设备的稳定性和寿命。在选择散热板时,有几个关键参数需要关注。首先是导热系数,这是衡量散热材料热导能力的...
2010-12-20 00:00:00

HTSSOP20_6.5X4.4MM_EP(高温薄型小外形封装)是一种广泛应用于电子产品中的集成电路封装形式。随着电子技术的不断发展,HTSSOP封装因其紧凑的...
2025-02-24 10:53:29

NTC热敏电阻作为重要的温度传感元件,应用于家电、汽车、工业控制等领域。长兴电子作为国内知名的电子元器件制造商,其NTC热敏电阻产品因性能优异、质量稳定而受到市...
2017-02-09 07:06:30

吸盘天线是常见的无线通信设备,应用于汽车、家庭和办公环境中。其规格尺寸通常因制造商和具体用途而异,但常见的吸盘天线直径在10厘米到20厘米之间,厚度则在1厘米到...
2009-05-08 00:00:00

吸盘是应用于日常生活和工业领域的实用工具。通过真空原理,利用空气压力差实现牢固的吸附效果。吸盘的材质通常为柔软的橡胶或硅胶,具有良好的弹性和耐用性,能够适应不同...
2008-07-23 00:00:00