Xilinx FPGA的GTx的参考时钟

时间:2025-09-17  作者:Diven  阅读:0

本文主要介绍Xilinx FPGA的GTx的参考时钟。下面就从参考时钟的模式、参考时钟的选择等方面进行介绍。

Xilinx FPGA的GTx的参考时钟

参考时钟的模式

参考时钟可以配置为输入模式也可以是输出模式,但是在运行期间不能切换。作为输入时,用于驱动Quad 或者channel PLLs,作为输出时,可以来自于同一个Quad中的任意一个channel。7系列的GTx只能作为输入,而Ultra和Ultra+系列的还可以作为输出。

作为输入模式时,7系列和Ultra是通过50Ω连接到4/5MGTAVCC上,Ultra+是通过50Ω连接到MGTAVCC上。后端根据不同系列器件给到不同IBUFDS_GTE。

作为输出模式时,可以配置为从OBUFDS_GTE3/4或者OBUFDS_GTE3/4_ADV输出,UseOBUFDS_GTE3/4 when the RXRECCLKOUT is always derived from the same channel.如果提供RXRECCLKOUT的通道在运行时可以改变,则使用OBUFDS_GTE3/4_ADV。

参考时钟的选择

7系列FPGA中的GTP收发器提供不同的参考时钟输入选项。时钟选择和可用性与7系列GTX/GTH收发器略有不同之处在于,参考时钟路由是东西向而不是南北向。只能复用邻近的四分器的相同半部分(一个四分器分为两半部分)(参考时钟提供给PLL在一个给定的四也可以从相邻的四在同一个设备的一半来源。位于设备上半部分的Quad可以与位于上半部分的其Quad共享其两个本地参考时钟。类似地,位于设备下半部的Quad可以与位于下半部的另一个Quad共享其两个参考时钟。)

7系列FPGA中的GTX/GTH收发器提供不同的参考时钟输入选项。时钟选择和可用性类似于Virtex-6 FPGA GTX/GTH收发器,但参考时钟选择架构同时支持基于LC槽(或QPLL)和环形振荡器(或CPLL)的PLL。可以复用邻近上下两个Quad (一个 Quad 的参考时钟( Q ( n ))也可以通过 GTNORTHREFCLK 从下面的 QUAD (n-1))获得,或者从上面的 QuAD ( Q + 1 )获得。第三次。用于支持堆叠硅互连的器件(SSI)技术,经由GTNORTHREFCLK和GT SOUT REF CLK端口的参考时钟共享被限制在其自己的超级逻辑区域(SLR)内。)

UltraScale设备中的GTH收发器提供不同的参考时钟输入选项。时钟选择和可用性类似于7系列FPGA GTX/GTH收发器,但参考时钟选择架构支持两个LC槽(或QPLL)和一个基于环形振荡器(或CPLL)的PLL。可以复用邻近的上下各两个Quad(Quad的参考时钟(Q(n)))也可以从下面最多两个Quad中获得(q(n-1)或q(n-2))通过GTSOUTHREFCLK通过GTNORTHREFCLK或从最多两个四次(Q(n+1)或Q(n+2))通过GTSOUTHREFCLK。

对于支持堆叠硅互连(SSI)技术的器件,通过GT NORT HRE FCLK和GTSOUTREFCLK端口共享的参考时钟被限制在其自己的超级逻辑区域(SLR)内。)

UltraScale设备中的GTY收发器提供不同的参考时钟输入选项。时钟选择和可用性是类似于7系列fpga gtx/gth收发器,但参考时钟选择架构支持两个液晶池(或qp ll)和一个环形振荡器(或cpll)基于锁相环,可以复用邻近的上下各两个四路。

对应的时钟源有如下区分:

GTP对应的每个GTP E2_公共在一个四通道有四个时钟输入可用:

两个本地参考锁引脚对,GTREFCLK0或GTREFCLK1

来自位于设备同一部分的另一个四角点的两个参考时钟针对

7系列的GTX/GTH对应的每个GTX/GTH收发器通道在四通道有六个时钟输入可用:

两个本地参考锁引脚对,GTREFCLK0或GTREFCLK1

两个参考时钟引脚对从四方以上,GTSOUTHREFCLK0或GTSOUTHREFCLK1

两个来自以下四角点的参考时钟针对,GTNORTHREFCLK 0或GTNORTHREFCLK 1

过度的和超+系列的GTx对应的四哈希时钟输入中的收发器信道:

两个本地参考锁引脚对,GTREFCLK0或GTREFCLK1

来自上述四角点的两个参考时钟针对,GTSOUTHREFCLK 0或GTSOUTHREFCLK 1

两个来自以下四角点的参考时钟针对,GTNORTHREFCLK 0或GTNORTHREFCLK 1

针对Ultra和Ultra+系列的参考时钟源不是10个的原因详见UG576和UG578。

QPLL/CPLL

QPLL的质量比CPLL好,最好使用QPLL。

REFCLK

REFCLK的电平标准为LVDS或者LVPECL,都必须有AC耦合电容电容的作用如下:

阻断振荡器和GTY收发器四专用时钟输入引脚之间的直流电流(这也降低了两个部分的功耗)。

共模电压无关。

交流耦合电容器与片上终端形成高通滤波器,衰减参考时钟的漂移。

当输入电平为LVPECL时,需进行直流偏置,偏置电阻的值优先满足晶振的要求。

当输入电平为LVDS时,The nominal range is 250 mV–2000 mV and the nominal value is 1200mV.

当使用多个时钟引脚时,可以使用外部缓冲器从同一个振荡器中驱动。当同一个quad使用了不用的时钟输入引脚时,可以使用外部时钟buffer提供外同步时钟!
  审核编辑:汤梓红

猜您喜欢

光控灯作为智能照明设备,应用于家庭、商业和公共场所。通过光敏电阻(LDR)感知周围的光线变化,从而自动开启或关闭灯光。选择合适的光敏电阻是确保光控灯正常工作的关...
2025-04-17 13:31:29

二极管是重要的电子元件,应用于电路中。主要功能是允许电流在一个方向上流动,而阻止在相反方向上流动。了解二极管的正负极判断,对于电子电路的设计和调试非常重要。本文...
2025-04-01 01:30:34

闭门器是常用于建筑物门口的装置,主要用于控制门的关闭速度和力度,确保门在关闭时安全、平稳。根据不同的功能和结构,闭门器可以分为几种主要类型。按安装方式分,闭门器...
2012-02-12 00:00:00

1SV149变容二极管是应用于调谐电路和频率合成器中的重要电子元件。主要功能是通过改变施加在其上的电压来调节其电容值,从而实现频率的变化。本文将对1SV149变...
2025-03-30 17:30:02

分流器电阻作为测量电流和分流电流的重要元件,是关键配件。在众多品牌中,四川永星分流器电阻凭借其很好的性能和高品质的服务,赢得了的市场认可。本文将详细介绍四川永星...
2018-12-31 18:36:30

近日,全球领先的CMOS图像传感器提供商思特威再度突破技术边界,发布了两款专为笔记本电脑与平板电脑设计的新型图像传感器——SC521PC(5MP)和SC200P...
2024-05-16 10:37:00

您是否想过,电器设备如何高效地利用电力?这背后,PFC 功率因数是很重要的配件。简单来说,PFC 就像一位电力管家,帮助电器更有效地利用电能,减少浪费。想象一下...
2024-05-06 00:00:00

电流采样电阻作为电路中关键的检测元件,应用于电流监测和保护电路中。ASJ(新加坡)作为知名的电阻制造品牌,其电流采样电阻凭借优异的性能和可靠的质量,受到了众多电...
2023-05-29 22:35:26

风能行业:为什么要进行监测?在风能行业,振动监测是一项至关重要的节约成本和安全措施。风力涡轮机由许多旋转元件组成,由于速度和负荷不断变化,这些元件随着时间的推移...
2023-08-03 08:04:00