首页 > 技术 > 内容

FPGA开发流程详细解析

时间:2026-01-15  作者:Diven  阅读:0

FPGA开发流程:

●电路设计与设计输入

●仿真验证:利用Xilinx集成的仿真工具足矣

●逻辑综合:利用XST(Xilinx Synthesis Tool)工具

●布局布线:利用Xilinx的Implementation Tool工具

FPGA配置下载:利用iMPACT工具

时序标注文件是指SDF(Standard Delay Format Timing AnnOTAtion)文件,在Xilinx公司的FPGA/CPLD设计中使用“.sdf”作为时序标注文件的扩展名,而在 Altera 公司的FPGA设计中使用“.sdo”作为时序标注文件的扩展名。在仿真过程的主要作用就是在SDF标注文件中对每一个底层逻辑门提供了 3 种不同的延时值,分别是典型延时值、最小延时值和最大延时值,用于进行静态时序分析(STA)仿真验证。

综合在FPGA/CPLD设计中的作用是是将寄存器传输层的的结构描述转化为逻辑层的结构描述,以及将逻辑层的结构描述转化为电路的结构描述。综合步骤的输入是HDL源代码,输出是逻辑网表。

ModelSim仿真器是基于事件驱动的,可以用来仿真Verilog语言,也可以用来仿真VHDL语言,同时也支持两种语言的混合仿真。

根据设计阶段不同,仿真可以分为RTL行为级仿真、综合后门级功能仿真和时序仿真等三大类型。

ModelSim提供的调试手段与工具有以下几种:

●在源文件窗口中设置断点或者单步执行。

●观察波形测量时间。

●在数据流窗口中浏览设计的物理连接。

●查看或者初始化存储器

●分析仿真效率。

●测试代码覆盖率。

●波形比较。

HDL Bencher的Xilinx版本可以支持VHDL语言输入、Verilog HDL语言输入和Xilinx原理图输入等3种输入方法。

实现(Implement)是将设计的逻辑网表信息转换成所选器件的底层模块与硬件原语,将设计映射到器件结构上,进行布局布线,达到在选定器件上实现设计的目的。

实现主要分为3个步骤:

●转换逻辑网表(Translate):将多个设计文件合并为一个网表

●映射到器件单元(Map):将网表中的逻辑符号(门)组装到物理元件(CLB和IOB)中

●布局布线(Place&Route):将元件放置到器件中,并将其连接起来,同时提取出时序数据,并生成各种报告

实现前应该设计实现约束条件: 约束条件一般包括管脚锁定、时钟约束、全局时钟、第二全局时钟、分组约束和物理特性约束等信息。ISE中可以使用约束编辑器(Constraints Editor)生成约束文件(UCF)。

FPGA的设计指导原则:面积和速度的平衡与互换原则、硬件原则、系统原则、同步设计原则

ISE中的HDL Editor工具包括的Verilog和 VHDL 三大语言模板大致可以分为下列 4个项目:器件实例化、语法模板、综合模板、用户自定模板

XST(Xilinx Synthesis Technology)是Xilinx ISE内嵌的综合工具。XST的输入文件一般是HDL源文件,并且XST已经支持Verilog和VHDL混合语言源代码输入;XST的输出文件是NGC网表,XST的报告文件是Log文件。

XST的综合约束文件是XCF(XST Constraint File),而布局布线阶段最重要约束文件是用户约束文件UCF(User Constraint File)。

XST综合主要分为以下3个步骤: HDL源代码分析、HDL代码综合、底层优化

Xilinx全局时钟资源必须满足的重要原则是:“使用IBUFG或IBUFGDS的充分必要条件是信号从专用全局时钟管脚输入”。即,当某个信号从全局时钟管脚输入,不论是否为时钟信号,都必须使用IBUFG或IBUFGDS;如果对某个信号使用了IBUFG或IBUFGDS硬件原语,则这个信号必定是从全局时钟管脚输入的。

BUFGP相当于IBUFG和BUFG的组合,所以BUFGP的使用也必须遵循上述的原则。

全局时钟资源的例化方法大概可分为两种:在程序中直接例化全局时钟资源、通过综合阶段约束或者实现阶段约束完成对全局时钟资源的使用

简述全局时钟资源与第二全局时钟资源的概念与基本使用方法。

同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时、抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA/CPLD设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。第二全局时钟资源,也叫长线资源。是分布在芯片的行、列的栅栏(Bank)上,一般采用铜、铝工艺,其长度和驱动能力仅次于全局时钟资源。与全局时钟相似,第二全局时钟资源直接同IOB、CLB、Block Select RAM等逻辑单元连接,第二全局时钟信号的驱动能力和时钟抖动延迟等指标仅次于全局时钟信号。

Xilinx全局时钟资源的使用方法有以下5种:IBUFG + BUFG的使用方法、 IBUFGDS + BUFG的使用方法、.BUFG + DCM+BUFG的使用方法、LogIC+BUFG的使用方法、LogIC + DCM+BUFG的使用方法

第二全局时钟资源的使用方法一般是在Xilinx的约束编辑器(Constraints Editor)的专用约束(Misc)选项卡中指定所选信号使用低抖动延迟资源“Low Skew”。也可以直接在指导Xilinx实现步骤的用户约束文件(UCF)中添加“USELOWSKEWLINES”约束命令。

猜您喜欢


现代电子设备和电路中,保险丝起着保护电路安全的重要作用。燃爆保险丝作为特殊类型的保险丝,当电流超过额定值时会迅速熔断,从而保护电路免受损坏。对于电子维修人员和电...
2025-12-01 10:00:04
保护电路安全的保险丝成为不可少的元件。作为知名数码配件品牌,绿联(UGREEN)推出的保险丝产品以质量稳定和性能可靠。本文将围绕“绿联 UGREEN 9保险丝电...
2022-08-29 16:52:30
电源监控是保障电子设备安全稳定运行的重要环节,而调试电源监控的核心就在于精准控制电流大小。对于许多人来说,电源监控调试似乎是一项复杂的技术活,但实际上,掌握一些...
2024-10-17 00:00:00
硬度计是用于测量材料硬度的仪器,应用于金属、塑料、橡胶等领域。硬度是材料抵抗变形和磨损的能力,通常通过不同的测试方法进行评估,如布氏硬度、洛氏硬度和维氏硬度等。...
2011-04-26 00:00:00
电弧防护是现代工业安全中不可少的重要环节,特别是在电气和焊接等高风险领域。电弧现象是由于高电压引发的放电现象,能够产生极高的温度和强烈的光辐射,严重威胁到操作人...
2024-06-16 00:00:00
电容传感IC在现代电子设备中是非常重要的配件。通过检测电容变化来实现对触摸、距离和湿度等物理量的感知。这种高灵敏度的传感技术应用于智能手机、平板电脑、家电和汽车...
2014-10-04 00:00:00
白板清洁液是专门用于清洁白板表面的产品,能够有效去除标记笔留下的痕迹,保持白板的清晰度和光滑度。市面上的白板清洁液规格多样,常见的包装尺寸有250ml、500m...
2024-12-31 00:00:00
贴片电阻上的「104」并不是直接表示104欧姆,而是一种数字编码方式,代表电阻的阻值。理解这种编码方式的关键在于将其看作三位有效数字加上一个乘数。具体来说,「1...
2024-11-26 11:29:29
温度保险丝作为重要的安全保护元件,起到了防止过热引发火灾和设备损坏的关键作用。SCHURTER作为全球知名的电子元器件制造商,其温度保险丝系列产品以高品质和可靠...
2020-06-06 03:18:30
YAGEO(国巨)作为全球领先的被动元件制造商,其排阻产品高品质和的应用范围而闻名。排阻,即电阻网络,是电路中常用的元件,用于实现多个电阻的串联或并联。本文将深...
2017-12-23 12:59:23