首页 > 技术 > 内容

FPGA开发流程详细解析

时间:2025-12-11  作者:Diven  阅读:0

FPGA开发流程:

●电路设计与设计输入

●仿真验证:利用Xilinx集成的仿真工具足矣

●逻辑综合:利用XST(Xilinx Synthesis Tool)工具

●布局布线:利用Xilinx的Implementation Tool工具

FPGA配置下载:利用iMPACT工具

时序标注文件是指SDF(Standard Delay Format Timing AnnOTAtion)文件,在Xilinx公司的FPGA/CPLD设计中使用“.sdf”作为时序标注文件的扩展名,而在 Altera 公司的FPGA设计中使用“.sdo”作为时序标注文件的扩展名。在仿真过程的主要作用就是在SDF标注文件中对每一个底层逻辑门提供了 3 种不同的延时值,分别是典型延时值、最小延时值和最大延时值,用于进行静态时序分析(STA)仿真验证。

综合在FPGA/CPLD设计中的作用是是将寄存器传输层的的结构描述转化为逻辑层的结构描述,以及将逻辑层的结构描述转化为电路的结构描述。综合步骤的输入是HDL源代码,输出是逻辑网表。

ModelSim仿真器是基于事件驱动的,可以用来仿真Verilog语言,也可以用来仿真VHDL语言,同时也支持两种语言的混合仿真。

根据设计阶段不同,仿真可以分为RTL行为级仿真、综合后门级功能仿真和时序仿真等三大类型。

ModelSim提供的调试手段与工具有以下几种:

●在源文件窗口中设置断点或者单步执行。

●观察波形测量时间。

●在数据流窗口中浏览设计的物理连接。

●查看或者初始化存储器

●分析仿真效率。

●测试代码覆盖率。

●波形比较。

HDL Bencher的Xilinx版本可以支持VHDL语言输入、Verilog HDL语言输入和Xilinx原理图输入等3种输入方法。

实现(Implement)是将设计的逻辑网表信息转换成所选器件的底层模块与硬件原语,将设计映射到器件结构上,进行布局布线,达到在选定器件上实现设计的目的。

实现主要分为3个步骤:

●转换逻辑网表(Translate):将多个设计文件合并为一个网表

●映射到器件单元(Map):将网表中的逻辑符号(门)组装到物理元件(CLB和IOB)中

●布局布线(Place&Route):将元件放置到器件中,并将其连接起来,同时提取出时序数据,并生成各种报告

实现前应该设计实现约束条件: 约束条件一般包括管脚锁定、时钟约束、全局时钟、第二全局时钟、分组约束和物理特性约束等信息。ISE中可以使用约束编辑器(Constraints Editor)生成约束文件(UCF)。

FPGA的设计指导原则:面积和速度的平衡与互换原则、硬件原则、系统原则、同步设计原则

ISE中的HDL Editor工具包括的Verilog和 VHDL 三大语言模板大致可以分为下列 4个项目:器件实例化、语法模板、综合模板、用户自定模板

XST(Xilinx Synthesis Technology)是Xilinx ISE内嵌的综合工具。XST的输入文件一般是HDL源文件,并且XST已经支持Verilog和VHDL混合语言源代码输入;XST的输出文件是NGC网表,XST的报告文件是Log文件。

XST的综合约束文件是XCF(XST Constraint File),而布局布线阶段最重要约束文件是用户约束文件UCF(User Constraint File)。

XST综合主要分为以下3个步骤: HDL源代码分析、HDL代码综合、底层优化

Xilinx全局时钟资源必须满足的重要原则是:“使用IBUFG或IBUFGDS的充分必要条件是信号从专用全局时钟管脚输入”。即,当某个信号从全局时钟管脚输入,不论是否为时钟信号,都必须使用IBUFG或IBUFGDS;如果对某个信号使用了IBUFG或IBUFGDS硬件原语,则这个信号必定是从全局时钟管脚输入的。

BUFGP相当于IBUFG和BUFG的组合,所以BUFGP的使用也必须遵循上述的原则。

全局时钟资源的例化方法大概可分为两种:在程序中直接例化全局时钟资源、通过综合阶段约束或者实现阶段约束完成对全局时钟资源的使用

简述全局时钟资源与第二全局时钟资源的概念与基本使用方法。

同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时、抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA/CPLD设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。第二全局时钟资源,也叫长线资源。是分布在芯片的行、列的栅栏(Bank)上,一般采用铜、铝工艺,其长度和驱动能力仅次于全局时钟资源。与全局时钟相似,第二全局时钟资源直接同IOB、CLB、Block Select RAM等逻辑单元连接,第二全局时钟信号的驱动能力和时钟抖动延迟等指标仅次于全局时钟信号。

Xilinx全局时钟资源的使用方法有以下5种:IBUFG + BUFG的使用方法、 IBUFGDS + BUFG的使用方法、.BUFG + DCM+BUFG的使用方法、LogIC+BUFG的使用方法、LogIC + DCM+BUFG的使用方法

第二全局时钟资源的使用方法一般是在Xilinx的约束编辑器(Constraints Editor)的专用约束(Misc)选项卡中指定所选信号使用低抖动延迟资源“Low Skew”。也可以直接在指导Xilinx实现步骤的用户约束文件(UCF)中添加“USELOWSKEWLINES”约束命令。

猜您喜欢


电阻器作为电子元件中不可少的一部分,其性能直接影响着整个电路的稳定性和可靠性。TDK作为全球知名的电子元件制造商,其合金电阻产品因优良的品质和稳定的性能,广受市...
2014-01-18 12:40:28
电子设备日益普及的今天,电池作为设备的动力源泉,其重要性不言而喻。而电池管理芯片作为电池的大脑,负责电池的充电、放电、安全保护等功能,直接影响着电池的寿命和性能...
2024-10-12 00:00:00
分流器电阻作为重要的电子元件,是关键的配件。正邦(JPCON)作为国内知名的电子元器件制造品牌,其生产的分流器电阻以优良的性能和稳定的质量,受到了的关注和应用。...
2016-02-10 01:01:30
看到Intel最近发布了QPI直连FPGA的架构,冬瓜哥回想起几个月前写的一篇文章,现在重新分享给大家。从中你可以了解为何需要FPGA,FPGA是怎么被连接到系...
2018-07-12 11:35:00
热敏电阻是对温度变化敏感的电阻元件,应用于温度测量、温度补偿和温度控制等领域。通过对热敏电阻的温度特性进行实验,可以深入了解其工作原理及应用范围。本报告将详细介...
2025-04-14 06:01:12
电烙铁作为焊接工具,应用于电子维修和DIY项目,其主要优势不容忽视。电烙铁加热迅速,能够在短时间内达到所需温度,提高工作效率。烙铁头的材质和形状多样,适应不同的...
2010-09-23 00:00:00
格莱尔(GLE)作为一家知名的可调电阻制造商,出色的品质和性能赢得了认可。可调电阻作为电路中调节电流和电压的重要元件,选型时不仅要考虑其技术参数,还要关注品牌的...
2023-09-27 00:38:27
正值岁末年初之际,电子发烧友网策划的《2024年半导体产业展望》专题,收到三十多家国内半导体创新领袖企业高管的前瞻观点。此次,电子发烧友特别采访了博世传感器亚太...
2023-12-26 09:53:00
随着工业自动化和智能化水平的不断提升,电气设备的安全运行变得尤为重要。绝缘电阻测试作为判断电气设备绝缘性能的重要手段,直接关系到设备的使用寿命和人员安全。高精度...
2025-11-13 21:00:04
排阻作为重要的电阻元件,起到了调节电流和保护电路的关键作用。格莱尔(GLE)作为知名的排阻品牌,因其高品质的产品和良好的市场口碑,受到了众多用户的青睐。市场上关...
2017-12-13 12:13:30