首页 > 技术 > 内容

Xilinx FPGA的GTx的参考时钟

时间:2026-01-31  作者:Diven  阅读:0

本文主要介绍Xilinx FPGA的GTx的参考时钟。下面就从参考时钟的模式、参考时钟的选择等方面进行介绍。

参考时钟的模式

参考时钟可以配置为输入模式也可以是输出模式,但是在运行期间不能切换。作为输入时,用于驱动Quad 或者channel PLLs,作为输出时,可以来自于同一个Quad中的任意一个channel。7系列的GTx只能作为输入,而Ultra和Ultra+系列的还可以作为输出。

作为输入模式时,7系列和Ultra是通过50Ω连接到4/5MGTAVCC上,Ultra+是通过50Ω连接到MGTAVCC上。后端根据不同系列器件给到不同IBUFDS_GTE。

作为输出模式时,可以配置为从OBUFDS_GTE3/4或者OBUFDS_GTE3/4_ADV输出,UseOBUFDS_GTE3/4 when the RXRECCLKOUT is always derived fROM the same channel.如果提供RXRECCLKOUT的通道在运行时可以改变,则使用OBUFDS_GTE3/4_ADV。

参考时钟的选择

7系列FPGA中的GTP收发器提供不同的参考时钟输入选项。时钟选择和可用性与7系列GTX/GTH收发器略有不同之处在于,参考时钟路由是东西向而不是南北向。只能复用邻近的四分器的相同半部分(一个四分器分为两半部分)(参考时钟提供给PLL在一个给定的四也可以从相邻的四在同一个设备的一半来源。位于设备上半部分的Quad可以与位于上半部分的其Quad共享其两个本地参考时钟。类似地,位于设备下半部的Quad可以与位于下半部的另一个Quad共享其两个参考时钟。)

7系列FPGA中的GTX/GTH收发器提供不同的参考时钟输入选项。时钟选择和可用性类似于Virtex-6 FPGA GTX/GTH收发器,但参考时钟选择架构同时支持基于LC槽(或QPLL)和环形振荡器(或CPLL)的PLL。可以复用邻近上下两个Quad (一个 Quad 的参考时钟( Q ( n ))也可以通过 GTNORTHREFCLK 从下面的 QUAD (n-1))获得,或者从上面的 QuAD ( Q + 1 )获得。第三次。用于支持堆叠硅互连的器件(SSI)技术,经由GTNORTHREFCLK和GT SOUT REF CLK端口的参考时钟共享被限制在其自己的超级逻辑区域(SLR)内。)

UltraScale设备中的GTH收发器提供不同的参考时钟输入选项。时钟选择和可用性类似于7系列FPGA GTX/GTH收发器,但参考时钟选择架构支持两个LC槽(或QPLL)和一个基于环形振荡器(或CPLL)的PLL。可以复用邻近的上下各两个Quad(Quad的参考时钟(Q(n)))也可以从下面最多两个Quad中获得(q(n-1)或q(n-2))通过GTSOUTHREFCLK通过GTNORTHREFCLK或从最多两个四次(Q(n+1)或Q(n+2))通过GTSOUTHREFCLK。

对于支持堆叠硅互连(SSI)技术的器件,通过GT NORT HRE FCLK和GTSOUTREFCLK端口共享的参考时钟被限制在其自己的超级逻辑区域(SLR)内。)

UltraScale设备中的GTY收发器提供不同的参考时钟输入选项。时钟选择和可用性是类似于7系列fpga gtx/gth收发器,但参考时钟选择架构支持两个液晶池(或qp ll)和一个环形振荡器(或cpll)基于锁相环,可以复用邻近的上下各两个四路。

对应的时钟源有如下区分:

GTP对应的每个GTP E2_公共在一个四通道有四个时钟输入可用:

两个本地参考锁引脚对,GTREFCLK0或GTREFCLK1

来自位于设备同一部分的另一个四角点的两个参考时钟针对

7系列的GTX/GTH对应的每个GTX/GTH收发器通道在四通道有六个时钟输入可用:

两个本地参考锁引脚对,GTREFCLK0或GTREFCLK1

两个参考时钟引脚对从四方以上,GTSOUTHREFCLK0或GTSOUTHREFCLK1

两个来自以下四角点的参考时钟针对,GTNORTHREFCLK 0或GTNORTHREFCLK 1

过度的和超+系列的GTx对应的四哈希时钟输入中的收发器信道:

两个本地参考锁引脚对,GTREFCLK0或GTREFCLK1

来自上述四角点的两个参考时钟针对,GTSOUTHREFCLK 0或GTSOUTHREFCLK 1

两个来自以下四角点的参考时钟针对,GTNORTHREFCLK 0或GTNORTHREFCLK 1

针对Ultra和Ultra+系列的参考时钟源不是10个的原因详见UG576和UG578。

QPLL/CPLL

QPLL的质量比CPLL好,最好使用QPLL。

REFCLK

REFCLK的电平标准为LVDS或者LVPECL,都必须有AC耦合电容电容的作用如下:

阻断振荡器和GTY收发器四专用时钟输入引脚之间的直流电流(这也降低了两个部分的功耗)。

共模电压无关。

交流耦合电容器与片上终端形成高通滤波器,衰减参考时钟的漂移。

当输入电平为LVPECL时,需进行直流偏置,偏置电阻的值优先满足晶振的要求。

当输入电平为LVDS时,The nominal range is 250 mV–2000 mV and the nominal value is 1200mV.

当使用多个时钟引脚时,可以使用外部缓冲器从同一个振荡器中驱动。当同一个quad使用了不用的时钟输入引脚时,可以使用外部时钟buffer提供外同步时钟!
  审核编辑:汤梓红

猜您喜欢


蓝色贴片电阻,这种看似不起眼的小元件,却是现代电子电路中很重要的重要组成部分。体积小巧,通常呈长方形,表面覆盖一层蓝色保护膜,因而得名。别看身材迷你,却承担着调...
2024-11-29 10:26:24
贴片电阻R003,身材虽小,却在电子电路中扮演着至关重要的角色。它是一种表面贴装电阻器,尺寸仅为0201(公制代码),相当于0.6mm x 0.3mm,是目前市...
2024-11-26 11:29:28
电流探头是高效的测量工具,应用于电气工程、电子测试等领域,其主要优势体现在以下几个方面。电流探头具有高精度的测量能力,能够实时监测电流波动,确保数据的准确性。这...
2024-02-29 00:00:00
现代电子产品中,封装技术的进步对器件的性能和应用范围起着非常重要的作用。其中,WDFN10_2.5X2.5MM_EP(WaferLevelChipScalePa...
2025-04-23 11:00:03
可调电阻作为调节电路参数的重要元件,在各类电子设备中是不可少的配件。SUPEROHM(美隆)作为知名的电子元件品牌,其生产的可调电阻以品质稳定、规格齐全而。本文...
2023-04-15 21:50:42
防静电镊子作为现代电子行业中不可少的工具,其主要优势体现在以下几个方面。防静电镊子采用特殊材料制造,能够有效防止静电的产生和积累,确保在操作过程中不会对敏感电子...
2013-03-31 00:00:00
二极管作为重要的电子元器件,在电路中是关键配件。主要功能是允许电流在一个方向上通过,而阻止在相反方向上的流动。正确判断二极管的正负极对于电路的正常工作非常重要。...
2025-04-07 05:31:39
随着电子设备的普及,微型保险丝作为保护电路安全的重要元件,应用越来越。微型保险丝在电路中起到防止过流、过载的重要作用,一旦保险丝损坏,电路就无法正常工作。学会如...
2025-12-01 14:00:05
弹簧是常见的机械元件,应用于各个领域。主要作用是储存和释放能量,能够在受到外力作用时产生形变,并在外力解除后恢复到原来的形状。这一特性使得弹簧在各种机械装置中是...
2010-03-31 00:00:00